4.為了解決上述技術問題,本發(fā)明提供了一種ddr4內存信號測試方法、裝置及存儲介質,可以反映正常工作狀態(tài)下的波形,可以提高測試效率。5.為實現(xiàn)上述目的,本技術提出技術方案:6.一種ddr4內存信號測試方法,所述方法包括以下步驟:7.s1,將服務器、ddr4內存和示波器置于正常工作狀態(tài),然后利用示波器采集ddr4內存中的相關信號并確定標志信號;8.s2,根據(jù)標志信號對示波器進行相關參數(shù)配置,利用示波器的觸發(fā)功能將ddr4內存的信號進行讀寫信號分離;9.s3,利用示波器對分離后的讀寫信號進行測試。10.在本發(fā)明的一個實施例中,所述將服務器、ddr4內存和示波器置于正常工作狀態(tài),然后利用示波器采集ddr4內存中的相關信號并確定標志信號,具體包括:11.將示波器與ddr4內存的相關信號引腳進行信號連接;12.將服務器、ddr4內存和示波器置于正常工作狀態(tài);13.利用示波器對ddr4內存的相關信號進行采集并根據(jù)相關信號的波形確定標志信號。DDR規(guī)范里關于信號建立;DDR測試DDR測試規(guī)格尺寸
DDR測試
主要的DDR相關規(guī)范,對發(fā)布時間、工作頻率、數(shù)據(jù) 位寬、工作電壓、參考電壓、內存容量、預取長度、端接、接收機均衡等參數(shù)做了從DDR1 到 DDR5的電氣特性詳細對比??梢钥闯鯠DR在向著更低電壓、更高性能、更大容量方向演 進,同時也在逐漸采用更先進的工藝和更復雜的技術來實現(xiàn)這些目標。以DDR5為例,相 對于之前的技術做了一系列的技術改進,比如在接收機內部有均衡器補償高頻損耗和碼間 干擾影響、支持CA/CS訓練優(yōu)化信號時序、支持總線反轉和鏡像引腳優(yōu)化布線、支持片上 ECC/CRC提高數(shù)據(jù)訪問可靠性、支持Loopback(環(huán)回)便于IC調測等。 DDR測試DDR測試規(guī)格尺寸DDR壓力測試的內容方案;
DDR測試
什么是DDR?
DDR是雙倍數(shù)據(jù)速率(DoubleDataRate)。DDR與普通同步動態(tài)隨機內存(DRAM)非常相象。普通同步DRAM(現(xiàn)在被稱為SDR)與標準DRAM有所不同。標準的DRAM接收的地址命令由二個地址字組成。為節(jié)省輸入管腳,采用了復用方式。地址字由行地址選通(RAS)鎖存在DRAM芯片。緊隨RAS命令之后,列地址選通(CAS)鎖存第二地址字。經過RAS和CAS,存儲的數(shù)據(jù)可以被讀取。同步動態(tài)隨機內存(SDRDRAM)將時鐘與標準DRAM結合,RAS、CAS、數(shù)據(jù)有效均在時鐘脈沖的上升邊沿被啟動。根據(jù)時鐘指示,可以預測數(shù)據(jù)和其它信號的位置。因而,數(shù)據(jù)鎖存選通可以精確定位。由于數(shù)據(jù)有效窗口的可預計性,所以可將內存劃分成4個組進行內部單元的預充電和預獲取。通過突發(fā)模式,可進行連續(xù)地址獲取而不必重復RAS選通。連續(xù)CAS選通可對來自相同行的數(shù)據(jù)進行讀取。
對于DDR2和DDR3,時鐘信號是以差分的形式傳輸?shù)?,而在DDR2里,DQS信號是以單端或差分方式通訊取決于其工作的速率,當以高度速率工作時則采用差分的方式。顯然,在同樣的長度下,差分線的切換時延是小于單端線的。根據(jù)時序仿真的結果,時鐘信號和DQS也許需要比相應的ADDR/CMD/CNTRL和DATA線長一點。另外,必須確保時鐘線和DQS布在其相關的ADDR/CMD/CNTRL和DQ線的當中。由于DQ和DM在很高的速度下傳輸,所以,需要在每一個字節(jié)里,它們要有嚴格的長度匹配,而且不能有過孔。差分信號對阻抗不連續(xù)的敏感度比較低,所以換層走線是沒多大問題的,在布線時優(yōu)先考慮布時鐘線和DQS。DDR規(guī)范里關于信號建立保持是的定義;
DDR測試
DDR的信號仿真驗證由于DDR芯片都是采用BGA封裝,密度很高,且分叉、反射非常嚴重,因此前期的仿真是非常必要的。是借助仿真軟件中專門針對DDR的仿真模型庫仿真出的通道損耗以及信號波形。仿真出信號波形以后,許多用戶需要快速驗證仿真出來的波形是否符合DDR相關規(guī)范要求。這時,可以把軟件仿真出的DDR的時域波形導入到示波器中的DDR測試軟件中,并生成相應的一致性測試報告,這樣可以保證仿真和測試分析方法的一致,并且便于在仿真階段就發(fā)現(xiàn)可能的信號違規(guī)。 DDR2總線上的信號波形;DDR測試DDR測試規(guī)格尺寸
DDR4信號完整性測試案例;DDR測試DDR測試規(guī)格尺寸
DDR測試
要注意的是,由于DDR的總線上存在內存控制器和內存顆粒兩種主要芯片,所以DDR的信號質量測試理論上也應該同時涉及這兩類芯片的測試。但是由于JEDEC只規(guī)定了對于內存顆粒這一側的信號質量的要求,因此DDR的自動測試軟件也只對這一側的信號質量進行測試。對于內存控制器一側的信號質量來說,不同控制器芯片廠商有不同的要求,目前沒有統(tǒng)一的規(guī)范,因此其信號質量的測試還只能使用手動的方法。這時用戶可以在內存控制器一側選擇測試點,并借助合適的信號讀/寫分離手段來進行手動測試。 DDR測試DDR測試規(guī)格尺寸
深圳市力恩科技有限公司在同行業(yè)領域中,一直處在一個不斷銳意進取,不斷制造創(chuàng)新的市場高度,多年以來致力于發(fā)展富有創(chuàng)新價值理念的產品標準,在廣東省等地區(qū)的儀器儀表中始終保持良好的商業(yè)口碑,成績讓我們喜悅,但不會讓我們止步,殘酷的市場磨煉了我們堅強不屈的意志,和諧溫馨的工作環(huán)境,富有營養(yǎng)的公司土壤滋養(yǎng)著我們不斷開拓創(chuàng)新,勇于進取的無限潛力,深圳市力恩科技供應攜手大家一起走向共同輝煌的未來,回首過去,我們不會因為取得了一點點成績而沾沾自喜,相反的是面對競爭越來越激烈的市場氛圍,我們更要明確自己的不足,做好迎接新挑戰(zhàn)的準備,要不畏困難,激流勇進,以一個更嶄新的精神面貌迎接大家,共同走向輝煌回來!